## 전자회로

문 1. 다음 RLC 회로가 공진주파수  $f_r$ 에서 동작할 때, 발생하는 특징으로 옳지 않은 것은?



- ① 저항 R 양단에 인가되는 전압이 최소가 된다.
- ② 등가 임피던스가 최소이므로 회로에 흐르는 전류는 최대가 된다.
- ③ 인덕터 L과 커패시터 C의 직렬 연결 양단전압은 0[V]이 된다.
- ④ 저항만 있는 등가회로로 전압과 전류의 위상차가 발생하지 않는다.

문 2. 어떤 진폭 변조파가  $v = (100 + 40 \sin 600\pi t) \sin 10^6 \pi t [V]$ 로 표시될 때, 피변조파의 반송파 전력  $P_{C}$ , 상측파 전력  $P_{U}$ , 하측파 전력 Pr의 비율은?

> $P_{\mathrm{U}}$  $P_{C}$  $P_L$ : 0.2 : 0.2 (1)

> (2) : 0.22 : 0.22

(3) : 0.4 : 0.4 (4) 1 : 0.04 : 0.04

- 문 3. 플립-플롭(flip-flop)의 클록(clock) 주파수가 25 [MHz]이고 클록 펄스 폭이 30 [ns]일 때, 듀티 사이클(duty cycle)[%]은?
  - ① 25
  - 2 50
  - 3 75
  - 4 100

문 4. 그림 (a)의 단자 a, b 사이의 커패시턴스가 그림 (b)의  $C_{eq}$ 와 등가인 것은?



문 5. 다음 회로에 대한 설명으로 옳지 않은 것은?



- ① 전압 증폭률은 1보다 약간 작거나 대략 같다.
- ② 공통-컬렉터 증폭기이다.
- ③ 입력신호와 출력신호의 위상차는 180도이다.
- ④ 낮은 저항값을 갖는 부하를 구동하기에 적당하다.

문 6. 다음 증가형 MOSFET 회로에서  $V_{DS}[V]$ 는? (단,  $V_{GS(th)} = 2[V]$ 이고,  $V_{GS(on)}$ 이 4[V]일 때  $I_{D(on)} = 400 \, [mA]$ 이다)



① 10

2 10.6

③ 11.2

4) 14

문 7. 다음 소신호 증폭기의 입력 임피던스  $R_i$ 와 출력 임피던스  $R_o$ 에 가장 가까운 것은? (단, 베이스-이미터 간 교류 입력 저항  $r_\pi=1[k\Omega]$ , 교류 출력 저항  $r_o=\infty$ 이다)



 $\begin{array}{ccc} \underline{R_{i}} & \underline{R_{o}} \\ 1 & 1 \, [k\Omega] & 4 \, [\Omega] \\ 2 & 4 \, [\Omega] & 1 \, [k\Omega] \\ 3 & 30 \, [\Omega] & 102 \, [k\Omega] \\ 4 & 102 \, [k\Omega] & 30 \, [\Omega] \\ \end{array}$ 

문 8. 그림 (a) 증폭회로의 소신호 전압증폭도  $\frac{V_o}{V_i}$ 는? (단,  $V_{BE}=0.7[V]$ ,

 $V_T = 26 \; [mV]$ 이며, 소신호 등가회로는 그림 (b)와 같다)



1 49

3 98

4 102

문 9. 다음 증폭기 회로에서 출력전압  $V_{out}[V]$ 은? (단, 연산증폭기는 이상적이다)



1 2

2 4

3 8

4 12

문 10. 다음 MOSFET 회로가 포화영역에서 동작하고 있다고 할 때, 저항값  $R_{in}$ 은? (단, 전달컨덕턴스는  $g_m$ , 소신호 출력저항은  $r_{ds}$ 이다)



 $(1+g_{m}r_{ds})R_{d}$ 

 $4 \frac{1}{g_m} + \frac{R_d}{1 + g_m r_{ds}}$ 

문 11. 다음 회로에서 교류 전압이득 $\left(\frac{V_{out}}{V_{in}}\right)$ 은  $A_{V1}$ 이고, 점선 내의  $C_2$ 를 제거했을 때의 교류 전압이득을  $A_{V2}$ 라고 했을 때,  $\frac{A_{V1}}{A_{V2}}$ 은? (단, 교류 출력 저항  $r_o=\infty$ , 교류 이미터 저항은  $r_e$ 이다)



 $\bigcirc \frac{r_e + R_E}{r_e}$ 

전자회로

(가)책형

3 쪽

문 12. 다음 555 타이머 IC를 사용한 신호 발생기 회로에서 회로 이름과  $V_{\nu}$ 의 파형으로 옳은 것은?



① 비안정(astable) 멀티바이브레이터



② 쌍안정(bistable) 멀티바이브레이터



③ 비안정(astable) 멀티바이브레이터



문 13. 다음 회로와 같은 동작을 하는 논리게이트는? (단,  $V_a$ ,  $V_b$ 는  $V_{CC}$  또는  $0\,[V]$  크기를 갖는 논리 신호이다)



- ① OR
- ② AND
- ③ NOR
- 4 NAND

문 14. 다음 두 개의 논리회로에서 입력 A, B에 대한 출력  $Y_1$ ,  $Y_2$ 의 논리식으로 옳은 것은?



문 15. 그림 (a)에 나타낸 정류회로의 출력  $V_{\rm out}$ 에 대한 파형이 그림 (b)와 같을 경우에 대한 설명으로 옳지 않은 것은? (단,  $V_{\rm in}$ 은 주기가 T인 교류신호이다)



- ① T<sub>1</sub>동안 커패시터는 충전된다.
- ② 커패시터 C 값이 클수록 리플(ripple) 전압의 크기가 커진다.
- ③ 부하저항  $R_L$  값이 클수록 리플 전압의 크기가 작아진다.
- ④ 정류기 전압이 피크전압 이하로 떨어지면, 커패시터가 부하를 통하여 방전하는 시간은  $T_2$ 이다.

문 16. 다음 승압형 정전압 조정기에 대한 설명으로 옳지 않은 것은? (단, 소자들은 이상적이고 정상상태에서 동작하며, 인덕터 전류는 연속이고 연산증폭기는 이상적이다)



- ① 듀티비(duty ratio)는 0.75이다.
- ② 인덕터(L) 값을 2배 증가시켜도 출력전압( $V_{out}$ )은 변하지 않는다.
- ③ 스위치( $Q_1$ )이 턴온(turn-on) 될 때, 다이오드( $D_1$ )에 인가되는 역전압은 80[V]이다.
- ④ 듀티비를 일정한 값으로 유지하면서, 동작 주파수를 변경하면 출력전압이 가변된다.

문 17. 그림 (a)에 주어진 카르노 맵을 그림 (b)의 NAND 게이트만으로 구현할 때, 그림 (b)의 입력 (가), (나)에 들어갈 것은?

| yz<br>wx | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 1  | 1  |    |    |
| 01       | 1  | 1  |    |    |
| 11       | 1  |    |    |    |
| 10       | 1  | 1  | 1  | 1  |

(a)



(4)

문 18. 다음 회로에서 트랜지스터의 컬렉터 전류  $I_{C}[mA]$ 로 가장 가까운

것은? (단, 트랜지스터의  $V_{BE}=0.7[V]$ 이고,  $I_Z\ll I_C$ 이다)



- ① 20
- ② 82
- 3 89
- 4 109

문 19. 다음과 같은 입・출력 히스테리시스 특성 곡선을 갖는 회로는?



 $\begin{array}{c} \text{ } \\ \text{$ 



 $R_1 = 5 k\Omega \qquad R_2 = 10 k\Omega$   $V_i \qquad V_o$ 

 $R_1 = 10 k\Omega \qquad R_2 = 5 k\Omega$   $V_i \qquad V_o$ 

문 20. 다음 CMOS 반전기(inverter)의 특징으로 옳지 않은 것은?



- ① 반전기의 입력 저항은 매우 크다.
- ② 누설전류를 무시하면, 정전력 소모는 0이다.
- ③ 출력 단자와 접지 혹은  $V_{\mathrm{DD}}$  사이에 높은 저항 통로가 존재한다.
- ④  $V_i = V_{DD}$ 일 때  $Q_P$ 는 OFF되고,  $Q_N$ 은 ON된다.

- 문 21. 트랜지스터 증폭기 회로의 주파수 특성에 대한 설명으로 옳지 않은 것은?
  - ① 밀러 효과(Miller effect)는 상한 차단주파수를 낮추는 효과가 있다.
  - ② 기생(parasitic) 커패시터의 값이 클수록 상한 차단주파수는 낮아진다.
  - ③ 커플링(coupling) 커페시터의 값이 클수록 하한 차단주파수는 낮아진다.
  - ④ 일반적으로 공통소스(common-source) 증폭기는 공통게이트 (common-gate) 증폭기보다 상한 차단주파수가 높다.

문 22. 다음 회로의 발진주파수[kHz]는? (단, 연산증폭기는 이상적이다)



- 1 7.25
- ② 8.25
- 3 9.25
- ④ 10.25

문 23. 다음 능동필터 회로에 대한 설명으로 옳은 것은? (단, 연산증폭기는 이상적이다)



- ① 샐런-키(Sallen-Key) 2차 고역통과필터이다.
- ② 주파수가 증가함에 따라 비반전 입력전압도 증가한다.
- ③ 단위이득을 갖는 2차 저역통과필터이다.
- ④ 필터의 차단주파수는  $f=\frac{1}{2\pi R\sqrt{C_1C_2}}$ 이고,  $20\,dB/decade$ 의 비율로 롤-오프(roll-off) 특성을 갖는다.

문 24. 다음 회로에서 입력  $V_{in}$ 에 대하여 출력  $V_{out}$ 이 얻어질 때, 입력신호의 주파수[MHz]는? (단, 연산증폭기는 이상적이다)



- ① 0.1
- ② 0.5
- 3 1
- 4 5

문 25. 다음 회로의 전압이득  $\frac{V_{\rm out}}{V_{\rm in}}$ 은? (단, 연산증폭기의 전압이득  $A_0$ 는 유한한 값이다)

